Id-dar > Wirja > Il-kontenut

Armar tal-bieb programmabbli fuq il-post Disinn tekniku

Mar 11, 2019

Arranġamenti ta 'bibien (FPGAs) kontemporanji programmabbli fuq il-post għandhom riżorsi kbar ta' bibien loġiċi u blokki RAM biex jimplimentaw komputazzjonijiet diġitali kumplessi. Billi d-disinni tal-FPGA jużaw rati I / O mgħaġġla ħafna u xarabanks tad-dejta bidirezzjonali, issir sfida biex jiġi vverifikat iż-żmien korrett tad-dejta valida fi żmien il-ħin tal-issettjar u l-ħin tal-istiva.


L-ippjanar tal-art jippermetti l-allokazzjoni tar-riżorsi fi ħdan l-FPGAs biex jilħqu dawn il-limiti ta 'żmien. FPGAs jistgħu jintużaw biex jimplimentaw kwalunkwe funzjoni loġika li tista 'twettaq ASIC. L-abbiltà li tiġi aġġornata l-funzjonalità wara t-tbaħħir, konfigurazzjoni mill-ġdid parzjali ta 'porzjon tad-disinn u l-ispejjeż baxxi ta' inġinerija mhux rikorrenti relattivi għal disinn ASIC (minkejja l-ispiża ġeneralment ogħla ta 'l-unità), joffru vantaġġi għal ħafna applikazzjonijiet.


Xi FPGAs għandhom karatteristiċi analoġiċi flimkien mal-funzjonijiet diġitali. L-iktar karatteristika analoga komuni hija rata programmabbli ta 'multidirezzjonali fuq kull pin tal-ħruġ, li tippermetti lill-inġinier li jistabbilixxi rati baxxi fuq pinnijiet mgħobbija ħafif li kieku ċrieki jew jgħaqqdu b'mod mhux aċċettabbli, u li jistabbilixxu rati ogħla fuq labar mgħobbija ħafna fuq kanali ta' veloċità għolja li kieku inkella run bil-mod wisq. Komuni wkoll huma oxxillaturi ta 'kristall kwarz, oxxillaturi ta' reżistenza ta 'kapaċita' fuq ċippa, u loops li jissakkru fil-fażi b 'oxxillaturi inkorporati kkontrollati b'vultaġġ użati għall-ġenerazzjoni u l-immaniġġjar ta' l-arloġġ u għal serializer-deserializer ta 'veloċità għolja (SERDES) jittrasmettu arloġġi u rkupru ta' arloġġ tar-riċevitur . Pjuttost komuni huma komparaturi differenzjali fuq il-pinnijiet tad-dħul iddisinjati biex ikunu konnessi ma 'kanali ta' sinjalar differenzjali. Xi ftit "FPGAs ta 'sinjal imħallat" integraw konvertituri periferali analoġiċi għal diġitali (ADCs) u konvertituri diġitali għal analoġiċi (DACs) bi blokok ta' kondizzjonament ta 'sinjali analogi li jippermettulhom joperaw bħala sistema fuq ċippa (SoC) . Apparati bħal dawn iċajpru l-linja bejn FPGA, li ġġorr dawk diġitali u żerijiet fuq it-tessut interkonnessjoni programmabbli interna tagħha, u matriċi analoga programmabbli fuq il-post (FPAA), li ġġorr valuri analogi fuq id-drapp interkonnessjoni programmabbli interna tagħha.