Id-dar > Wirja > Il-kontenut

Multi-core proċessur Iżvilupp

Mar 14, 2019

Filwaqt li t-teknoloġija tal-manifattura titjieb, tnaqqas id-daqs tal-gradi individwali, il-limiti fiżiċi tal-mikroelettronika bbażata fuq semikondutturi saru tħassib ewlieni tad-disinn. Dawn il-limitazzjonijiet fiżiċi jistgħu jikkawżaw problemi sinifikanti ta ’tixrid ta’ sħana u ta ’sinkronizzazzjoni tad-data. Diversi metodi oħra jintużaw biex itejbu l-prestazzjoni tas-CPU. Xi metodi ta 'parallelliżmu fil-livell ta' struzzjoni (ILP) bħal pipelining superscalar huma adattati għal ħafna applikazzjonijiet, iżda huma ineffiċjenti għal oħrajn li fihom kodiċi diffiċli biex wieħed ibassar. Bosta applikazzjonijiet huma adattati aħjar għall-metodi ta 'paralleliżmu (TLP) fuq livell ta' ħajt, u CPUs indipendenti indipendenti huma komunement użati biex iżidu t-TLP ġenerali ta 'sistema. Taħlita ta 'aktar spazju disponibbli (minħabba proċessi ta' manifattura raffinati) u d-domanda għal TLP miżjuda wasslu għall-iżvilupp ta 'CPUs b'ħafna qalba.